活動(dòng)安排 |
|
時(shí)間 |
專題名稱 |
主要內(nèi)容 |
|
13:00~13:30 簽到 |
|
休息交流10分鐘 |
13:30 |
14:30 |
專題1 高速數(shù)字邏輯與總線緩沖器 |
1. 高速數(shù)字邏輯工藝分類
2. 讀懂高速數(shù)字邏輯性能參數(shù)
3. 高速數(shù)字邏輯對(duì)總線時(shí)序的影響
4. 總線緩沖器的特殊性
5. 選擇恰當(dāng)?shù)母咚贁?shù)字邏輯器件
|
|
本專題主講老師:周老師 講師,具有10年嵌入式技術(shù)從業(yè)經(jīng)驗(yàn)和6年嵌入式linux驅(qū)動(dòng)開發(fā)經(jīng)驗(yàn),對(duì)于嵌入式Linux的實(shí)現(xiàn)和應(yīng)用有深入研究,主持開發(fā)過多個(gè)大型嵌入式項(xiàng)目,涉及網(wǎng)絡(luò),通訊,控制,信息終端等各行各業(yè),例如航天在軌數(shù)據(jù)采集系統(tǒng)、地震數(shù)據(jù)采集分析系統(tǒng)、車載MP4設(shè)備等。對(duì)系統(tǒng)移植有很強(qiáng)的經(jīng)驗(yàn),在X86/ARM/XSCALE/PowerPC/MIPS等各種體系結(jié)構(gòu)平臺(tái)上移植Linux內(nèi)核;對(duì)于嵌入式Linux的實(shí)時(shí)性和CELinux的特點(diǎn)有深入研究。 |
|
休息交流10分鐘 |
14:40 |
15:40 |
專題2 FPGA硬件小系統(tǒng)設(shè)計(jì) |
1、FPGA小系統(tǒng)概念以及硬件系統(tǒng)的構(gòu)成
2、FPGA主芯片電路設(shè)計(jì)
3、JTAG 下載與調(diào)試接口
4、高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)
5、異步SRAM存儲(chǔ)器接口電路設(shè)計(jì)
6、FLASH存儲(chǔ)器接口電路設(shè)計(jì)
7、其他外圍電路設(shè)計(jì)
8、電源,時(shí)鐘和復(fù)位電路設(shè)計(jì)
9、FPGA小系統(tǒng)的調(diào)試方法和技巧
|
|
休息交流10分鐘 |
|
本專題主講老師:姚老師 北京航空航天大學(xué)自動(dòng)化專業(yè)博士學(xué)位,F(xiàn)PGA培訓(xùn)講師,有8年的FPGA和DSP系統(tǒng)硬件開發(fā)經(jīng)驗(yàn),成功開發(fā)了衛(wèi)星載超高速圖像壓縮系統(tǒng)、紅外圖像采集壓縮和傳輸系統(tǒng)、基于MPEG4/H.264的網(wǎng)絡(luò)監(jiān)控系統(tǒng)、高速(1GHz)并行(4顆)DSP圖像處理系統(tǒng), 超大規(guī)模高速500萬門FPGA驗(yàn)證平臺(tái)(Altera StratixII EP2S180)。目前正在參與或負(fù)責(zé)多項(xiàng)“十五”和“十一五”預(yù)研項(xiàng)目以及863重點(diǎn)項(xiàng)目的硬、軟件設(shè)計(jì)等工作。近4年來一直從事視頻和圖像處理領(lǐng)域的高速DSP系統(tǒng)硬、軟件和FPGA系統(tǒng)的設(shè)計(jì)和開發(fā),具有非常豐富的高速系統(tǒng)設(shè)計(jì)經(jīng)驗(yàn),精通TI公司的C6000系列高速DSP和Altera公司的全系列FPGA/CPLD。 |
15:50 |
16:50 |
專題3 Cadence高速電路設(shè)計(jì)與仿真 |
首先介紹在高速電路設(shè)計(jì)中遇到的信號(hào)完整性、時(shí)序匹配以及電磁兼容性等一系列問題。然后講解如何用Cadence的SPB(Silicon-Package-Board)軟件工具解決上述問題。主要包括:信號(hào)反射、串?dāng)_、同時(shí)開關(guān)噪聲等的仿真與分析,同步時(shí)序電路的時(shí)序匹配方法,拓?fù)浣Y(jié)構(gòu)及其約束的確定,基于約束的布局布線,布線后分析,高速差分信號(hào)的仿真及布線等內(nèi)容。
1、信號(hào)反射與串?dāng)_的仿真分析及其解決方法。
2、時(shí)序匹配問題及其整套解決方法。
3、通過方案空間的掃描分析,確定拓?fù)浣Y(jié)構(gòu)及其約束值。
4、如何施加約束去指導(dǎo)布局布線。
5、高速差分信號(hào)的仿真與布線。
|
|
本專題主講老師:葛老師 長期從事教學(xué)與科研工作,主要研究方向包括網(wǎng)絡(luò)通信、視頻/圖像處理、數(shù)據(jù)庫等。曾參與或負(fù)責(zé)過“七五”和“九五”預(yù)研項(xiàng)目以及863重點(diǎn)項(xiàng)目的硬、軟件設(shè)計(jì)等工作。具有15年的硬件設(shè)計(jì)經(jīng)驗(yàn),尤其是近6年來一直從事相關(guān)領(lǐng)域的高速DSP系統(tǒng)硬、軟件和FPGA開發(fā)經(jīng)驗(yàn)數(shù)字電路設(shè)計(jì)工作,具有非常豐富的高速PCB設(shè)計(jì)經(jīng)驗(yàn)。精通TI公司的C6000、ADI公司的TigerSHarc-201等系列高速DSP,成功開發(fā)了多個(gè)高速DSP和FPGA結(jié)合的高難度項(xiàng)目,尤其擅長多處理器系統(tǒng)的開發(fā),熟悉多種圖像/視頻壓縮算法,在計(jì)算機(jī)學(xué)報(bào)等刊物上發(fā)表論文20余篇。 |
|
16:50~17:10 現(xiàn)場抽獎(jiǎng)活動(dòng)(ARM9 2410開發(fā)板,板子配置如下圖所示)
|